Silicon-proven、高性能MIPI®CSI-2®和DSI-2SM控制器的核心是优化用于soc、asic和fpga。一个可用的MIPI testbench提供了端到端模拟MIPI设计的能力。
解决方案 | 产品简短 | 描述 |
---|---|---|
CSI-2 Tx和Rx | 高性能、低功耗、紧凑CSI-2 Tx和Rx内核。一个ASIL-B版本的Tx核心可用于汽车安全性至关重要的应用程序吗 | |
DSI-2 Tx和Rx | 高性能、低功耗、紧凑DSI-2 Tx和Rx内核 | |
Testbench | 模拟MIPI设备支持端到端模拟MIPI设计。单独的版本CSI-2 Tx, CSI-2 Rx DSI-2主机(Tx) DSI-2外围(Rx)是可用的 |
Rambus CSI-2控制器优化了高性能、低功耗和紧凑的区域。可以在64和32位核心宽度。支持64位核心宽度1 - 8 D-PHYSM数据通道(8位PPI)和1 - 4 C-PHY车道(16位PPI)。32位核心支持1 - 4 D-PHY数据通道宽度(8位PPI)和1 - 2 C-PHY车道(16位PPI)。核心是完全符合CSI-2标准和实现所有三层定义:像素包装字节,低水平的协议,和车道管理。单独的传输(Tx)和接收(Rx)版本的核心是可用的。核心的本地接口提供了一个易于使用的基于像素接口(单、双、四、八进制像素宽)。一个可选的AXI接口用于CSI-2 Rx控制器核心。一个可选的Hsync / Vsync视频接口也可以。
Rambus DSI-2控制器核心优化高性能、低功耗和紧凑的区域。可以在64和32位核心宽度。64位核心支持1 - 4 D-PHY数据通道宽度(8位PPI)和1 - 4 C-PHY车道(16位PPI)。32位核心支持1 - 4 D-PHY数据通道宽度(8位PPI)和1 - 2 C-PHY车道(16位PPI)。
核心是完全符合DSI-2标准和实现所有三层定义:像素包装字节,低水平的协议,和车道管理。单独的主机(Tx)和外围(Rx)版本的核心是可用的。核心的本机接口提供了易于使用的数据和控制/状态数据包的接口。数据接口包括一个可选的DSI-2视频接口。接口支持命令和视频模式和所有的数据类型。
Rambus CSI-2 DSI-2核心交付完全集成和验证用户的D / C-PHY目标。请联系Rambus支持phy的完整列表。提供的核心也CSI-2或DSI-2 Testbench提供总线功能模型。
Rambus的MIPI DSI-2控制器可以结合Rambus VESA DSC和VDC-M核心IP显示一个完整的解决方案。找出更多有关Rambus VESA视频压缩IP核。
学习如何下载这个白皮书MIPI DSI-2接口和VESA®DSC视觉无损压缩技术可以满足下一代显示的挑战。