功能 | 作为PCIe 6.0 控制器 |
作为PCIe 5.0 控制器 |
作为PCIe 4.0 控制器 |
作为PCIe 3.1 控制器 |
作为PCIe 2.1 控制器 |
---|---|---|---|---|---|
数据速率(GT / s) | 64年 | 32 | 16 | 8 | 5 |
数据通路 | 可伸缩的 | 可伸缩的 | 可伸缩的 | 可伸缩的 | 可伸缩的 |
拓扑结构支持 | 根端口 端点 交换机端口 双模 |
根端口 端点 交换机端口 双模 |
根端口 端点 交换机端口 双模 |
根端口 端点 交换机端口 双模 |
根端口 端点 交换机端口 双模 |
双车道配置 | x1, x2, x4, x16的混合体 | x1, x2, x4, x16的混合体 | x1, x2, x4, x16的混合体 | x1, x2, x4, x16的混合体 | x1, x2, x4, x16的混合体 |
向后兼容性 | 5.0,4.0,3.1/3.0 | 4.0,3.1/3.0 | 3.1/3.0 | 3.0 / 2.1/2.0 | 1.1/1.0 |
时钟门控/权力控制 | 是的 | ||||
先进的拉 | 是的 | 是的 | 是的 | 是的 | 是的 |
虚拟通道支持 | 搬家和non-FLIT模式 | ||||
前向纠错(FEC) | 是的 | ||||
L0p低功率模式 | 是的 | ||||
可选特性 | IDE的安全, 爱尔兰, ECRC, ECC, MSI, MSI-X, 多功能, 交联 |
爱尔兰, ECRC, ECC, MSI, MSI-X, 多功能, 交联 |
爱尔兰, ECRC, ECC, MSI, MSI-X, 多功能, 交联 |
爱尔兰, ECRC, ECC, MSI, MSI-X, 多功能, 交联 |
爱尔兰, ECRC, ECC, MSI, MSI-X, 多功能, 交联 P2P |
功能 | 6.0作为PCIe PHY | 5.0作为PCIe PHY | 4.0作为PCIe PHY |
---|---|---|---|
数据速率(GT / s) | 64 | 多达32 | 16 |
控制器接口 | 管6.0 | 管5.1 | 管4.2 |
向后兼容性 | 5.0,4.0,3.1/3.0 | 4.0,3.1/3.0、2.1/2.0 | 3.1/3.0 2.1/2.0 |
CXL支持 | 3.0,2.0,1.1 | 2.0,1.1 | |
双车道配置 | x1, x2, x4, x16的混合体 | x1, x2, x4, x16的混合体 | x2, x4的混合体 |
转接插座Tx有限脉冲响应(杉木)与多层次不强调均衡器 | 是的 | 是的 | 是的 |
赔偿> 36分贝在PVT通道插入损耗 | 是的 | 是的 | 是的 |
Tx EMI / Rx扩频时钟 | 是的 | 是的 | |
内建自测生成和AC / DC边界扫描 | 是的 | 是的 | 是的 |
内置的伪随机位序列 | 是的 | 是的 | 是的 |
眼睛Schmoo现场实时监控和接收数据 | 是的 | 是的 | 是的 |
自动校准的关键电路 | 是的 | 是的 | 是的 |
LabStation™软件环境对系统级启动、表征和验证 | 是的 | 是的 | 是的 |
解决方案 | 产品简短 | 描述 |
---|---|---|
作为PCIe 6.0重新定时控制器 | 作为PCIe 6.0重新定时控制器CXL支持提供了高度优化,低延迟数据路径信号再生 | |
5.0作为PCIe多口开关 | 可定制的多口开关,连接一个上游端口到31下游港口 | |
作为PCIe控制器USB4 | 作为PCIe 5控制器USB4支持,与本地逻辑接口的选择 | |
作为PCIe控制器USB4阿喜 | 作为PCIe 5控制器USB4支持,阿喜逻辑界面选项 | |
作为PCIe开关USB4 | 可定制的开关在USB4支持下,将一个上游端口连接到31下游港口 |
解决方案 | 产品简短 | 描述 |
---|---|---|
督察作为PCIe 5.0 | 插入器卡的诊断测试,锻炼和调试作为PCIe设备高达32 GT / s | |
Gen5HOST | 主机启用参考平台原型和5.0作为PCIe设备和应用程序的开发 | |
Gen5ENDPOINT | 端点引用作为PCIe 5.0设备原型和发展的平台 | |
XpressAGENT | 附加核心简化作为PCIe和CXL子系统的可观察性和加快调试 |
Rambus的作为PCIe 6.0控制器提供一种高效传输(Tx)和接收(Rx)接口和可配置的总线宽度。设计满足众多客户和行业的用例,可以配置IP支持端点,根端口,交换机端口,和双模拓扑,允许各种各样的使用模型。所提供的图形用户界面(GUI)向导允许设计师定制IP的确切需求,通过启用、禁用和调整大量的参数。
Rambus 6.0 PHY IP包含一个物理介质附件(PMA)设计一套最小的侧向控制和状态别针支持广泛的服务器,存储和网络应用程序。体育可以结合Rambus作为PCIe 6.0数字控制器提供一个完全集成和验证接口子系统。
作为PCIe界面的关键支柱之间移动数据高带宽和低延迟等计算节点cpu、gpu, fpga, workload-specific加速器。带宽需求的快速上升的先进工作负载如AI /毫升训练,作为PCIe 6.0信号跳到64 GT / s,但在标准的一些最大的变化。