接口IP芯片图标

接口IP

作为PCIe 6.0并行转换器PHY

Rambus PCI Express®(作为PCIe®) 6.0体育是一种低功耗,area-optimized、硅IP核设计一种面向系统的方法最大限度的灵活性和易于集成。它提供高达64 GT高性能/ s信号率应用人工智能(AI),数据中心,边缘,网络和高性能计算。

作为PCIe 6.0 PHY可以结合Rambus作为PCIe 6.0控制器核心作为PCIe 6.0接口子系统完成。

作为PCIe 6.0接口是如何运作的吗

Rambus 6.0 PHY IP包含一个物理介质附件(PMA)设计一套最小的侧向控制和状态别针,以及一个可配置的物理编码子层(pc),支持多种服务器,存储和网络应用程序。体育可以结合Rambus作为PCIe 6.0数字控制器提供一个完全集成和验证接口子系统。
作为PCIe 6.0接口子系统的解决方案
作为PCIe 6.0接口子系统的解决方案

体育是可配置的x1, x2, x4,出数与分岔和乘16车道配置支持。这给PHY改善灵活性和支持范围广泛的应用程序。转接插座发射机和自适应接收机均衡支持超过36分贝的通道插入损耗。体育还支持最新版本的计算表达链接™(CXL™)规范3.0版数据中心架构,使新的使用模型。

作为PCIe 6在先进的流程节点上并行转换器PHY可用。

数据中心的进化:飞跃64 GT / s信号与PCI Express 6.0

数据中心的进化:飞跃64 GT / s信号与PCI Express 6.0

作为PCIe界面的关键支柱之间移动数据高带宽和低延迟等计算节点cpu、gpu, fpga, workload-specific加速器。带宽需求的快速上升的先进工作负载如AI /毫升训练,作为PCIe 6.0信号跳到64 GT / s,但在标准的一些最大的变化。

解决方案产品

协议的兼容性

协议 信号率(GT / s) 应用程序
作为PCIe 3.1/3.0 8 服务器、存储、网络设备
作为PCIe 4.0 16 服务器、存储、网络设备
作为PCIe 5.0 32 5 g AI,服务器、存储、网络、基础设施
作为PCIe 6.0 64年 5 g AI,服务器、存储、网络、基础设施
并行转换器信号完整性挑战28 gbps

并行转换器信号完整性挑战28 gbps

保持信号完整性已经成为越来越困难随着数据速率的过去28 gbps 56 gbps。28 gbps, NRZ是首选和标准化编码方案由1和0。NRZ也称为PAM2(脉冲幅度调制,2级),由于其含有两个振幅水平1比特的信息在每一个符号。串行数据速率达到56 Gb / s /频道,信号带宽的增加引起的缺陷促使高速串行数据行业采用PAM4,或4层脉冲幅度调制。

发明

阶段Interpolator-Based CDR

降低成本、电力和时钟和数据恢复(CDR)电路,提高抖动性能在高速并行和串行链路和PLL-based CDR。

相关市场和应用

Baidu
map