Rambus VESA®显示流压缩(DSC)和VDC-M编码器和译码器IP核实现视觉无损视频压缩性能,使设计师能够处理不断增长的带宽需求的尖端和更高的分辨率显示,刷新频率更快,更大的像素的深度。
功能 | 视频电子设备标准协会DSC | 视频电子设备标准协会VDC-M |
---|---|---|
编码块结构 | 3×1像素 | 8×2像素 |
视觉无损性能(位/像素) | 8 bpp | 5 - 6 bpp |
位/视频组件 | 8/10/12/14/16 | 8/10/12 |
编码机制 | 英国石油公司 我 MPP MMAP |
英国石油公司 英国石油(BP)跳过 MPP MPP回退 变换 |
延迟(端到端) 例子:UHD 3840 x 2160 |
< 0.5我们 < 2 h线 |
< 1.2我们 < 5 h线 |
RGB和YCbCR 4:4:4 本地编码 |
是的 | 是的 |
YCbCR 4:2:0/4:2:2 本地编码 |
是的 | 是的 |
HDR准备好了 | 是的 | 是的 |
像素/时钟架构 | 编码器:1 解码器:3 |
编码器:2 解码器:4 |
向后兼容性 | DSC 1.倍 | VDC-M 1.倍 |
Rambus的视频电子设备标准协会DSC和VDC-M IP核为移动提供视觉无损视频压缩,AR / VR和汽车显示应用程序。
VESA DSC IP核可以压缩图像到8位/像素(bpp),导致3 x 24 bpp压缩比的图像或3.75倍压缩比为30 bpp的形象。VDC-M芯使用更复杂的视频编码工具来实现更高的压缩因子的应用程序需要更多的压缩。VDC-M可以减少30 bpp不压缩到6 bpp,而且在某些用例,可以视觉无损的6倍压缩比。
VESA DSC和VDC-M IP核可以结合Rambus MIPI DSI-2控制器核心和你选择的C / D-PHY,形成一个完整的显示解决方案。
MIPI®联盟技术帮助支持手机市场的迅速发展。MIPI接口解决方案的功能和能力也大幅增加。MIPI DSI-2SM已成为领先的显示界面在越来越多的产品,包括智能手机、AR / VR、物联网家电和ADAS /自主车辆。随着应用程序空间的扩大,也有性能要求。学习如何MIPI DSI-2界面和视频电子设备标准协会®DSC视觉无损压缩技术可以满足下一代显示的挑战。
视频电子设备标准协会DSC编码器和译码器
视频电子设备标准协会VDC-M编码器和译码器